Sommaires des sites JMP La proto Informatique Le Tour du Monde de Renaud Le Yunnan  (Chine) La Birmanie Le Spiti


Mémoire à tores fabiquée par Olivetti pour GE/Honeywell.

Olivetti Core memory used in GE/Honeywell computers.





CoreCloseup1.jpg MemoryCore236 1.jpg


FR

  Voici un plan mémoire des années 1960, utilisé dans les ordinateurs GE/Honeywell. La mémoire  était fabriquée en Italie par Olivetti.

  Cette mémoire provient d'une machine qui occupait une pièce complète et qui offrait la puissance de calcul d'une ... simple calculatrice de nos jours.

  La mémoire a la  forme un carré de 11 cm de coté, et utilise une structure de verre epoxy G-10.

  Il y a 4096 tores disposés en matrice 64x64. Soit 4kbits.

  Des plans 'mémoire' de ce genre deviennent très rares et commencent à atteindre des prix élévés. Ils offrent l'avantage de montrer des tores assez gros, et donc visibles. Ce qui est un plus pour faire des démonstrations.


Ref:
Taille: 11.5x11.5 cm
poids: ? kg
Capacité: 64x64, 4k bits / 512 octets
Vitesse: ? us
Année: années 60
US

Here is a core memory plane from the memory stack of a 1960s computer. This memory came from a GE/Honeywell computer that was actually made by Ollivetti in Italy.

This memory came from a computer that filled a large room and had less computing power than a modern hand-held scientific calculator.

The memory plane is about 4-1/2 inches square and the frame is thin G-10 fiberglass.

There are 4096 ferrite "donuts", for a total of 4096 bits (64 X 64) in this unit.

Memory planes like this are getting extremely hard to find and have been listed for far higher prices. The cores in this memory plane are much larger then most of the others making this memory much better for demonstration purposes.

Ref:
Dimensions: 4.5” x 4.5”
Weight: ? lbs
Content capacity: 64x64, 4k bits / 512 bytes
Speed: ? us cycle
Mfg Year: 1960s



MemoryCore236 1.jpg



Vue d'un plan mémoire.
Un bloc mémoire empilait 21 à 25 de ces plans.
Cela permettait d'obtenir une mémoire de 4k mots de 20 bits.

Il existe une série de plans mémoire légèrement différents, et qui dépendent des années de fabrication. Les plus anciens utilisaient des cadres phénoliques, les plus récents des cadres en fibres de verre G-10.
Les différents modèles d'ordinateurs, utilisaient des mémoires de lo,gueurs allant de 21 bits à 25 bits.

A core memory plane.
A complete stack was built with 21 to 25 of these planes, giving a whole memory of 4k words of 20 bits.

There are several slightly different styles of memory depending on when the memory was made but they are all 64x64 or 4096 bits per plane. The older planes had a phenolic frame and the newer ones had a thin G-10 fiberglass frame. The different computer models may have had different word lengths and the current stack I have consists of 25 planes but I believe another one I had consisted of 21 planes.




CoreCloseup1.jpg



Gros plan sur les tores.

Cette photo montre un agrandissement d'une section d'environ 3 cm. On peut y voir le fil de détection qui se balade en diagonale, et les fils d'adressage qui courrent horizontalement ou verticalement.

Un demi courant de basculement était envoyé à travers la ligne des X qui contenait 64 perles (tores) et un autre demi courant dans la ligne Y (qui avait aussi 64 perles).

Seule la perle (tore) située au croisement recevait suffisament de courant pour permettre le changement d'état magnétique. Les 127 autres perles ne changeaient pas d'état, puisque le courant les traversant était insuffisant.
Si une impulsion était détectée sur le fil 'sense', on en déduisait que le tores avait changé d'état magnétique.

Les fils horizontaux et verticaux d'adressage, et le fil oblique de détection, ont été enfilés à la main. Cela explique le prix très élévé de ces mémoires, et de leur faible rendement en fabrication.

Core close-up.  

This picture shows a close-up of a section of the memory plane that is about 1/2" square. You can clearly see the sense wires running diagonally and the driver wires running horizontally and vertically.

Half the switching current was sent through one of the "X" line containing 64 beads and half through one of the "Y" line containing 64 beads to switch or sense the bit in the plane where the X and Y wires went through a unique bead common to both lines.

The other 127 beads on these two address lines would only see half the current needed to change state and would remain unchanged.

If a pulse was detected on the sense line, it meant that the addressed core (bit) had switched state.

The horizontal and vertical addressing wires and the diagonally woven sense wire were threaded by hand which accounted for the original high cost of memory and the poor yield.









Les photos et une partie du texte, sont de Richard J. Bailey, et sont publiées avec sa permission.
Les photos ne sont pas très bonnes..., n'hésitez pas à m'en envoyer de meilleures!

Pictures and part of text, are from Richard J. Bailey, and are published with its kind permission.
If you have better one, don't hesitate to send them to me!


eMail 2008-10-21:
Can you authorize me to use your pictures and descriptions? (this one and other from old/future eBay)
 Forgive the delay in getting back to you. I will send you a couple of photos of the core memory planes from the GE/Honeywell computers I have had that you can use. 




Copyrights JM Pichot
Edition originale 2008-10-25


Racine du site/Back to the website root
Retour mémoires à tores/Back to core memories